FPGA:各种器件系列的输入/输出引脚电平。-Xilinx-AMD社区-FPGA CPLD-ChipDebug

FPGA:各种器件系列的输入/输出引脚电平。

描述

XC3000(L),XC4000(E/L/EX/XL),XC5200(L)

I/O引脚是CMOS还是TTL?

解决方案

以下是Xilinx FPGA器件的I/O引脚电平。

这些都适用于所有用户I/O引脚以及专用引脚。

家庭投入产出

——————————

XC3100A可选择总是CMOS

XC3100L CMOS = TTL CMOS = TTL

可选择的XC400 0E

XC400 0L CMOS = TTL CMOS = TTL

可选择的XC400 0EX

XC400 0xL CMOS = TTL CMOS = TTL

XC5200可选择CMOS

XC5200 L CMOS = TTL CMOS = TTL

对于5-V器件,可选择的用户可以在全球范围内使用。

使用MaTeBIT选项为TTL或CMOS输入阈值或输出电平配置。输入阈值和输出电平的两个全局选择是相互独立的。

对于3.3-V器件,CMOS = TTL输入阈值意味着

输入阈值是50%的VCC,典型的CMOS,但这个电压也非常接近传统的TTL输入阈值为1.3至1.4 V。

对于3.3-V器件,CMOS = TTL输出电平意味着输出一直拉到正轨,典型的CMOS,但这个电压也非常接近传统的TTL输出电平0V 3.5伏。

请登录后发表评论

    没有回复内容