LogiCORE IP以太网1000BASE-X PCS / PMA或SGMII v10.4  –  ISE Design Suite 12.1的发行说明和已知问题-Altera-Intel社区-FPGA CPLD-ChipDebug

LogiCORE IP以太网1000BASE-X PCS / PMA或SGMII v10.4 – ISE Design Suite 12.1的发行说明和已知问题

问题描述

本答复记录包含LogiCORE IP以太网1000BASE-X PCS / PMA或SGMII v10.4核心(在ISE Design Suite 12.1中发布)的发行说明,包括以下内容:

  • 新功能
  • 已解决的问题
  • 已知的问题

有关安装说明,一般CORE Generator软件已知问题和设计工具要求,请参阅“ IP发行说明指南”网址为: http//www.xilinx.com/support/documentation/ip_documentation/xtp025.pdf

解决/修复方法

新功能

  • ISE 12.1软件支持
  • QPro Virtex-6 FPGA Hi-Rel支持
  • QPro Spartan-6 FPGA Hi-Rel支持
  • QPro Virtex-5 FPGA Hi-Rel支持

已解决的问题

  • (Xilinx答复34781) LogiCORE IP以太网1000BASE-X PCS / PMA或SGMII v10.3 – Virtex-6 FPGA Block RAM参数化可能会在仿真和错误操作期间导致内存冲突
  • (Xilinx答复35067) LogiCORE IP以太网1000BASE-X PCS / PMA或SGMII v10.3 – Spartan-6 FPGA Block RAM参数化可能会在仿真和错误操作期间导致内存冲突
  • (Xilinx答复33898) LogiCORE以太网1000BASE-X PCS / PMA或SGMII v10.3 – 核心在CORE Generator接口中不可见,用于支持的体系结构
  • (Xilinx答复33416) 11.3 NetGen – NetGen为SIM_DEVICE属性分配的值不正确导致仿真失败
  • (Xilinx答复35084) LogiCORE以太网1000BASE-X PCS / PMA或SGMII v10.3 – 数据表列出了Spartan-6器件的错误速度等级

已知的问题

  • (Xilinx答复35338) LogiCORE IP以太网1000BASE-X PCS / PMA或SGMII – 针对Spartan-6 FPGA,在外部接口上满足GMII设置和保持时间
请登录后发表评论

    没有回复内容