12.x ChipScope Pro  –  ChipScope Pro 12.x软件的已知问题-Altera-Intel社区-FPGA CPLD-ChipDebug

12.x ChipScope Pro – ChipScope Pro 12.x软件的已知问题

问题描述

xilinx.com上的ISE Design Suite 12.x发行说明和许可指南包含安装说明,系统要求以及与ChipScope Pro工具相关的其他一般信息。此已知问题答复记录是发行说明文档的补充,其中包含有关ChipScope Pro工具中已知问题的信息的链接以及有关何时解决这些问题的信息。

解决/修复方法

12.1已知问题 (Xilinx答复34674) 11.x / 12.1 ChipScope IBERT – Virtex-6 FPGA GTX:CORE Generator未列出SX475T和LX550T的上GTXE1四核(Xilinx答复31596) ChipScope Pro分析仪 – 我可以使用BSCAN吗?插入ChipScope Pro Analyzer内核时的设计?如何告诉ChipScope Pro Analyzer使用特定的BSCAN原语? (Xilinx答复34581) 11.x ChipScope Pro – ICON内核的JTAG时钟始终使能BUFG插入(Xilinx答复35417) 12.1 ChipScope Pro – Virtex-6Q,Spartan-6Q和Spartan-6Q LX / LXT器件不是ChipScope Pro Tools (Xilinx答复34683)支持 11.x / 12.x ChipScope,Virtex-6 – IBERT参数扫描测试显示中间的错误(Xilinx答复35418) 12.1 ChipScope Pro IBERT – “错误 – 它已被超过5秒,还无法收到核心更新。“ (Xilinx答复33701) 12.1 / 11.x ChipScope Pro IBERT,Virtex-6 – 当我启用8个或更多GT时,Virtex-6器件上的IBERT生成失败(Xilinx答复35420) 12.x / 11.x ChipScope IBERT – 使用LVDS_25系统时钟的时钟不能在输入上启用DIFF_TERM (Xilinx答复35579) 12.1 / 11.5 ChipScope Pro – ATC2内核 – FATAL_ERROR:包:pks3eiobregrules.c:973:1.16 – 双数据速率寄存器符号… (Xilinx答复35582) 12.1 / 11.5 ChipScope Pro ATC2,CORE发生器 – “错误:sim – ATD_Drivers:无效值’Individual’。完成再生。当我生成ATC2内核,其中”Pin Edit Mode“设置为’Individual’时,我在ChipScope中看到以下错误插入器 – 警告:sim:1“ 12.2已解决的问题 (Xilinx答复34674) 11.x / 12.x ChipScope,IBERT – Virtex-6 GTX,CORE Generator未列出SX475T和LX550T的上GTXE1四核(Xilinx答复31596) ChipScope Pro Analyzer – 插入ChipScope Pro Analyzer内核时,我可以在设计中使用BSCAN吗?如何告诉ChipScope Pro Analyzer使用特定的BSCAN原语? (Xilinx答复35582) 12.1 / 11.5 ChipScope Pro ATC2 – CORE Generator “错误:sim – ATD_Drivers:无效值’个体’……” (Xilinx答复35417) 12.1 ChipScope Pro – Virtex-6Q,Spartan-6Q和Spartan- ChipScope Pro Tools (Xilinx答复34683)不支持6Q LX / LXT器件11.x / 12.x ChipScope,Virtex-6 – IBERT参数扫描测试显示中间的错误(Xilinx答复35418) 12.1 ChipScope Pro IBERT – “错误 – 它已超过5秒,但尚未收到核心更新。” 12.2已知问题 (Xilinx答复36576) 12.2 ChipScope IBERT – 当我没有选择实施设计选项时,不会创建任何实现脚本(Xilinx答案36577) 12.2 – 实验室工具,iMPACT,ChipScope分析器 – 卸载不会删除所有文件(Xilinx答案) 36578) 12.1 / 12.2 ChipScope Pro Analyzer – 尝试连接电缆后cse_server.exe崩溃(Xilinx答复33701) 12.1 / 11.x ChipScope Pro IBERT,Virtex-6 FPGA – 当我启用时,Virtex-6器件上的IBERT生成失败8个或更多GT (Xilinx答复35420) 12.x / 11.x ChipScope IBERT – 使用LVDS_25时钟作为系统时钟不会在输入上启用DIFF_TERM (Xilinx答复35579) 12.1 / 11.5 ChipScope Pro – ATC2核心 – FATAL_ERROR:包:pks3eiobregrules .c:973:1.16 – 双数据速率寄存器符号… (Xilinx答复36906) 12.1 / 12.2 ChipScope Pro – IBERT – GTH线速限制为6.6 Gb / s (Xilinx答复37354) 12.2 / 12.3 ChipScope – IBERT – GTH – 在分析器中,复位始终不会设置错误位计数到零(Xilinx答复37355) 12.2 / 12.3 ChipScope – IBERT – GTH – 不支持参数扫描12.3已解决的问题 (Xilinx答复36576) 12.2 ChipScope IBERT – 当我没有选择器件设计选项时,不会创建任何实现脚本(Xilinx答案) 36578) 12.1 / 12.2 ChipScope Pro – Analyzer – 尝试连接电缆后cse_server.exe崩溃(Xilinx答复35579) 12.1 / 11.5 ChipScope Pro – ATC2核心 – FATAL_ERROR:Pack:pks3eiobregrules.c:973:1.16 – 双数据速率寄存器符号… (Xilinx答复36906) 12.1 / 12.2 ChipScope Pro – IBERT – GTH线速限制为6.6 Gb / s 12.3已知问题 (Xilinx答复38340) 12.x ChipScope Pro,IBERT,Virtex-5,GTX – 线路速率显示不正确且链路断开(Xilinx答复37354) 12.2 / 12.3 ChipScope – IBERT – GTH – 在分析仪中,复位并不总是将错误位计数设置为零(Xilinx答案38015) 12.x ChipScope Pro, IBERT,Spartan-6,GTP-TX缓冲区默认为Off,具有远端环回功能(Xilinx答复33701) 12.1 / 11.x ChipScope Pro – 当我启用8个或更多GT时,在Virtex-6器件上生成IBERT失败(Xilinx答复35420) 12.x / 11.x ChipScope IBERT – 使用LVDS_25时钟作为系统时钟输入时不启用DIFF_TERM (Xilinx答复37354) 12.2 / 12.3 ChipScope – IBERT – GTH – 在分析仪中,复位始终不会将错误位计数设置为零(Xilinx答复37355) 12.2 / 12.3 ChipScope – IBERT – GTH – 参数扫描不受支持(Xilinx答复 39375 12.3 Virtex-6 IBERT GTX – TXPOSTEMPHASIS扫描测试期间MSB未更改12.4已解决的问题 (Xilinx答复38340) 12.x ChipScope Pro,IBERT,Virtex-5,GTX – 显示线路速率错误且链路断开(Xilinx答复37354) 12.2 / 12.3 ChipScope – IBERT – GTH – 在分析仪中,复位并不总是将错误位计数设置为零(Xilinx答案38015) 12.x ChipScope Pro,IBERT,Spartan-6 ,GTP – TX缓冲区默认为关闭远端环回(Xilinx答复37355) 12.2 / 12.3 ChipScope – I BERT – GTH – 不支持参数扫描(Xilinx答复 39375 12.3 Virtex-6 IBERT GTX – TXPOSTEMPHASIS扫描测试期间MSB未更改12.4已知问题 (Xilinx答复39125) Virtex-6 GTX IBERT – TX输出摆幅低于用户指南和表征报告(赛灵思答案38861) Spartan-6 – IBERT – Coregen PAR错误:未达到时序(赛灵思答案39515) 12.x ChipScope Spartan-6 ILA – 当生成包含ILA的设计时,我看到“警告:NgdBuild:931 “ (Xilinx答复39512) 12.x ChipScope IBERT GTH – 当DATAWIDTH = 32且选择了多个GT四极杆时,我看到错误”错误:sim – runPar:IBERT:par:此设计的时序未达到。 “ (Xilinx答复39238) 12.3 ChipScope ILA – ChipScope内核中无约束路径报告中发现的定时错误(Xilinx答复39647) 12.x ChipScope – 当目录名称太长时芯片生成芯片(Xilinx答复39516) 12.4 ChipScope Pro IBERT Spartan- 6 GTP – 生成核心时,我看到“错误:PhysDesignRules:1859” (Xilinx答复39864) 12.x ChipScope Pro – IBERT GTH – 当分析仪中的电缆速度设置为3 MHz时,IBERT复位会导致错误的值RX位计数器(Xilinx答复39756) 12.4 ChipScope IBERT – 如何在近端PMA环回中设置Virtex-6 GTH收发器? (Xilinx答复40855) 12.x / 13.1 ChipScope – IBERT – Virtex-6 GTX属性TERMINATION_OVRD设置不正确为真

(Xilinx答复 39871 12.x / 13.x ChipScope Pro – IBERT – Virtex-5 GTX – CS分析器无法识别核心 – UNIT:1_0不支持(XSDB-512)

请登录后发表评论

    没有回复内容