LogiCORE IP以太网1000BASE-X PCS / PMA或SGMII v10.3  –  Spartan-6 FPGA Block RAM参数化可能会在仿真和错误操作期间导致内存冲突-Altera-Intel社区-FPGA CPLD-ChipDebug

LogiCORE IP以太网1000BASE-X PCS / PMA或SGMII v10.3 – Spartan-6 FPGA Block RAM参数化可能会在仿真和错误操作期间导致内存冲突

问题描述

当您在LogiCORE以太网1000BASE-X PCS / PMA或SGMII版本10.3及更早版本中定位Spartan-6 FPGA时,在地址重叠的某些条件下,Spartan-6 FPGA Block RAM的内容可能会损坏。更多详细信息,请参见Spartan-6 FPGA Block RAM用户指南 (UG383): http//www.xilinx.com/support/documentation/user_guides/ug383.pdf

仅当为Spartan-6器件使用SGMII模式的可选结构弹性缓冲区生成核心时,才会出现此问题,并且可能导致内存冲突和错误行为。

解决/修复方法

此问题已在LogiCORE IP以太网1000BASE-X PCS / PMA或SGMII版本10.3 rev1及更高版本中得到纠正,可从ISE Design Suite 11.5开始提供。

请登录后发表评论

    没有回复内容