11.4约束编辑器 – 单击“验证时钟”,使用ChipScope Core进行设计崩溃-Altera-Intel社区-FPGA CPLD-ChipDebug

11.4约束编辑器 – 单击“验证时钟”,使用ChipScope Core进行设计崩溃

问题描述

该设计基于HDL,包括插入的ChipScope Core。约束编辑器显示GUI中的ChipScope约束。

单击“验证时钟”时,ISE 11.x系列崩溃并显示以下消息:

“Xilinx应用程序遇到了意外错误。建议您在出现这种情况时保存未保存的工作。有关进一步的帮助,请参阅Answers数据库和http://support.xilinx.com上的其他在线资源。 “

单击“验证时钟”时,ISE 12.x会在J_CLK上添加重复约束。这将重复我执行“验证时钟”的次数。

我该如何解决这个问题?

解决/修复方法

ChipScope约束自动包含在从11.x系列开始的网表中。因此,可以在Constraints Editor GUI中禁用ChipScope约束,并且可以执行“验证时钟”。

12.x系列中的问题正在调查中,并计划在将来的软件版本中修复。

请登录后发表评论

    没有回复内容