CPLD XC9500—XC9500 CPLD的高电平输出电压为4伏特-Xilinx-AMD社区-FPGA CPLD-ChipDebug

CPLD XC9500—XC9500 CPLD的高电平输出电压为4伏特

描述

一般描述:

XC9500在输出驱动器的图腾柱中使用两个N型晶体管。这允许驱动器比P型晶体管用于上拉更快和更小。这种方法的一个缺点是n型晶体管下降1.0~1.2V,高电平输出电压约为4V。这对于标准TTL和CMOS逻辑来说是没有问题的,因为这些家庭所需的VIH分别为2.0V和3.0V。然而,一些CMOS器件家族要求VIH为4伏或更大。

有没有办法提高XC9500高输出电压水平?

解决方案

您不能设置任何开关来将XC9500输出驱动器的配置更改为CMOS,但是,您可以在芯片外部执行以下操作:

1。设置VCCIO到5.5V,这是绝对最大值。

a)检查正在被驱动的CMOS器件的LIH(泄漏电流)。

b)将其与要驱动的CMOS I/O的数目相乘。

c)如果总泄漏电流不超过4毫安,VCCIO为5.5V,则输出应该给出约4.5V的VoH。

2。在需要额外驱动的引脚之间使用缓冲器。

请登录后发表评论

    没有回复内容