IBERT设计助手 – 如何实现IBERT用户界面中的Channel Reset开关?-Altera-Intel社区-FPGA CPLD-ChipDebug

IBERT设计助手 – 如何实现IBERT用户界面中的Channel Reset开关?

问题描述

如何在ChipScope IBERT Core中实现复位?

注意 :本答复记录是Xilinx ChipScope解决/ 修复方法中心(Xilinx答复45310)的一部分 。 Xilinx ChipScope解决/修复方法中心可用于解决与ChipScope工具相关的所有问题。无论您是使用ChipScope工具开始新设计还是解决问题,都可以使用ChipScope解决/修复方法中心来指导您获取正确的信息。

解决/修复方法

IBERT内核中的复位实现方式不同,具体取决于所使用的器件系列。下面列出了如何为每个器件系列实现复位的说明。

7系列器件系列

重置实现为硬件状态机。首先声明最高级别的重置(例如,GTXRESET)。当GT中的PLL锁定时,设计中的任何MMCM都将保持复位状态。释放RESETDONE后,IBERT内核和错误计数器中的逻辑将复位。

Virtex-6系列和Spartan-6系列

此复位的实现方式与7系列复位相同。

Virtex-5器件系列

复位由具有类似于Virtex-6,Spartan-6和7系列的序列的软件驱动,但是通过对核心的寄存器访问来触发复位。通常,这是一种不太可靠的重置收发器的方法,这就是为什么在较新的器件系列中进行了更改。

请登录后发表评论

    没有回复内容