用于PCI Express的Spartan-6 FPGA集成块封装器v1.2的设计咨询 –  250 MHz不是有效的参考时钟选项-Altera-Intel社区-FPGA CPLD-ChipDebug

用于PCI Express的Spartan-6 FPGA集成块封装器v1.2的设计咨询 – 250 MHz不是有效的参考时钟选项

问题描述

已知问题:v1.2,v1.1

解决/修复方法

不要选择250 MHz参考时钟选项。 Spartan-6 FPGA支持PCI Express应用的100 MHz或125 MHz参考时钟。有关时钟和Spartan-6和PCI Express的更多信息,请参阅(Xilinx答复18329) ,有关启用100 MHz的更多信息,请参阅(Xilinx答复33761)(Xilinx答复18329) ,该PLL是可编程的,用户应选择125 MHz输出而不是250 MHz输出。 修订记录

请登录后发表评论

    没有回复内容