HW SelectIO技术 – 实现工具不允许将带有I / O标准SSTL2_II的I / O引脚分配给Spartan-6 FPGA Bank 0或Bank 2-Altera-Intel社区-FPGA CPLD-ChipDebug

HW SelectIO技术 – 实现工具不允许将带有I / O标准SSTL2_II的I / O引脚分配给Spartan-6 FPGA Bank 0或Bank 2

问题描述

实现工具不允许将带有I / O标准SSTL2_II的I / O引脚分配给Spartan-6 FPGA Bank 0或Bank 2,并导致以下错误:

“错误:位置:1333 – 具有输入/输出编程的IOB被锁定到不支持此类值的Bank 2标准:名称= SSTL2_II,VREF = NR,VCCO = 2.50,TERM = NONE,DIR = OUTPUT,DRIVE_STR = NR ……“

为什么不支持此配置?

解决/修复方法

假设满足所有其他Bank规则,在Bank 0或2中使用SSTL2_II标准没有实际限制。这是一个软件问题,计划在12.1版本的工具中解决。如果设计要求Bank 0或2具有SSTL2_II标准,请打开带技术支持的WebCase: http//www.xilinx.com/support/

有关Spartan-6 FPGA的Bank规则,请访问: http//www.xilinx.com/support/documentation/user_guides/ug381.pdf

请参阅“在同一组中组合I / O标准的规则”。

请登录后发表评论

    没有回复内容