LogiCORE IP万兆以太网MAC v9.3和v9.3 rev1  –  ISE 11.3和ISE 11.5的发行说明和已知问题-Altera-Intel社区-FPGA CPLD-ChipDebug

LogiCORE IP万兆以太网MAC v9.3和v9.3 rev1 – ISE 11.3和ISE 11.5的发行说明和已知问题

问题描述

本答复记录包含在ISE设计工具11.3中发布的LogiCORE IP万兆以太网MAC v9.3内核的发行说明,以及在ISE设计工具11.5中发布的v9.3 rev1内核。记录包含以下信息:

  • 新功能
  • Bug修复
  • 已知的问题

有关安装说明,一般CORE Generator软件已知问题和设计工具要求,请参阅“ IP发行说明指南”网址为: http//www.xilinx.com/support/documentation/ip_documentation/xtp025.pdf

解决/修复方法

v9.3中的新功能

  • 11.3 ISE软件支持
  • Virtex-6 HXT器件支持
  • Virtex-6低功耗器件支持

已解决的问题在v9.3中

  • 没有

已解决的问题v9.3 rev1

  • (Xilinx答复34161) – LogiCORE IP万兆以太网MAC v9.3 – Virtex-6 FPGA示例设计MMCM实例可能导致DRC错误
  • (Xilinx答复34783) -LogiCORE IP万兆以太网MAC v9.3 – Virtex-6 Block RAM参数化可能会在仿真和错误操作期间导致内存冲突

v9.3 rev1中的已知问题

  • Virtex-6 FPGA解决方案正在等待硬件验证。
  • (Xilinx答复35261) -LogiCORE IP 10千兆以太网MAC v9.3及更早版本 – 暂停帧后VLAN帧错误分类
请登录后发表评论

    没有回复内容