LogiCORE IP Initiator,适用于PCI的目标v4.10  – 适用于ISE Design Suite 11.3的发行说明和已知问题-Altera-Intel社区-FPGA CPLD-ChipDebug

LogiCORE IP Initiator,适用于PCI的目标v4.10 – 适用于ISE Design Suite 11.3的发行说明和已知问题

问题描述

本发行说明和已知问题答复记录适用于ISE Design Suite 11.3中发布的LogiCORE IP Initiator,目标v4.10 for PCI,包含以下信息:

  • 一般信息
  • 新功能
  • Bug修复
  • 已知的问题

有关安装说明,一般CORE Generator接口已知问题以及设计工具要求,请参阅“ IP发行说明指南”网址为: http//www.xilinx.com/support/documentation/ip_documentation/xtp025.pdf

解决/修复方法

一般信息 (Xilinx答复32324)

新功能

  • ISE Design Suite 11.3支持
  • 额外的Spartan-6器件支持

已解决的问题

  • 对UCF文件所做的更改,以解决某些器件/软件包组合的时序收敛问题。

已知的问题

  • Spartan-6 FPGA解决方案正在等待硬件验证。
  • v4.10内核将无法作为启动器正常运行,包括发出自配置周期。这是由于PCILOGIC宏上的连接不正确。这已在v4.11及更高版本的内核中得到修复。针对Spartan-6 FPGA的所有设计必须使用v4.11或更高版本的内核,以及ISE Design Suite 11.4或更高版本。无论ISE软件版本如何,v4.10或v4.9都不能在硬件中运行。
  • (Xilinx答复33564) LogiCORE Initiator,针对PCI的目标v4.10 – “警告:MapLib:708 – BYPASS属性”

修订记录

请登录后发表评论

    没有回复内容