用于PCI Express的Virtex-6 FPGA集成块封装器v1.3,v1.3 rev 2  – 适用于ISE Design Suite 12.1的发行说明和已知问题-Altera-Intel社区-FPGA CPLD-ChipDebug

用于PCI Express的Virtex-6 FPGA集成块封装器v1.3,v1.3 rev 2 – 适用于ISE Design Suite 12.1的发行说明和已知问题

问题描述

本发行说明和已知问题答案记录适用于ISE Design Suite 11.3和ISE 12.1中发布的用于PCI Express的Virtex-6 FPGA集成块封装器v1.3 rev 2,并包含以下信息:

  • 一般信息
  • 新功能
  • Bug修复
  • 已知的问题

有关安装说明,一般CORE Generator已知问题以及设计工具要求,请参阅“ IP发行说明指南”http//www.xilinx.com/support/documentation/ip_documentation/xtp025.pdf

解决/修复方法

一般信息 (Xilinx答复35681)中描述的问题在针对ES芯片的v1.3 rev 2及更高版本1.3版本中得到修复。 (Xilinx答复33386)了解更多信息。 (Xilinx答案34279)获得此补丁。所有ES芯片用户都应使用v1.3 rev 2更新到ISE 12.1或更高版本。 注意:用于PCI Express的Virtex-6 FPGA集成块封装器v1.3 rev 2仅支持通用ES芯片。请参阅随器件提供的勘误文档,以确定您拥有的芯片。对于“初始ES”芯片,您必须使用v1.2内核。 新功能

  • ISE 11.3软件支持
  • Virtex-6 FPGA集成模块,支持PCI Express根端口
  • 为8通道Gen2产品提供512字节MPS配置的实施支持。
  • 对8通道Gen2产品的所有部件/包的实施支持
  • 增加了对6VHX380T-FF1155-1的支持。

已解决的问题 已知问题 (Xilinx答复32915) – 用于PCI Express的Virtex-6 FPGA集成块封装器v1.3 – 8通道2代集成块模式不支持使用trn_rnp_ok_n (Xilinx答复32932) – Virtex-6 FPGA集成用于PCI Express的Block Wrapper v1.3 – VHDL示例设计和测试平台不可用(Xilinx答复32934) – 用于PCI Express的Virtex-6 FPGA 集成块封装器v1.3 – 用于GEN 2工作模式的250 MHz参考时钟(Xilinx答案) 33106) – 用于PCI Express的Virtex-6 FPGA 集成块封装器v1.3 – ModelSim仿真未显示层级中的所有信号(Xilinx答复34739) – 用于PCI Express的Virtex-6 FPGA 集成块封装器v1.3 – 不正确的MMCM VCO设置导致“错误:PhysDesignRules:1995 – VCO工作频率的计算值……” (Xilinx答复34980) – 用于PCI Express的Virtex-6 FPGA 集成块封装器v1.3 – x8 Gen 2模式下无电源管理支持(Xilinx答复35426) – Virtex-6 FPGA Inte用于PCI Express的磨损块 – 使用ISE Design Suite 11.5或更高版本时,v1.3,v1.3 rev 1,v1.4和v1.4 rev 2wrapper可能无法在启动时链接火车(Xilinx答复36008) – Virtex-6用于PCI Express的FPGA集成块封装器 – v1.3和v1.3 rev 1内核在ES(工程样本)芯片上无法可靠连接使用ISE 12.1和ISE 11.5或更高版本软件(Xilinx答复36677) – Virtex-6 FPGA用于PCI Express的集成块包装器v1.3 rev 2和v1.5 – 更新了MGT设置修订历史记录

请登录后发表评论

    没有回复内容