11.2用于DSP的系统生成器 – 如何在System Generator的Spartan-6和Virtex-6 DSP片中使用预加器?-Altera-Intel社区-FPGA CPLD-ChipDebug

11.2用于DSP的系统生成器 – 如何在System Generator的Spartan-6和Virtex-6 DSP片中使用预加器?

问题描述

由于System Generator没有可用于直接实例化的DSP48A1或DSP48E1模块,如何在System Generator的Spartan-6和Virtex-6 DSP芯片中使用预加器?

解决/修复方法

许多DSP IP内核充分利用了Spartan-6和Virtex-6架构中提供的预加器。但是,如果需要使用预加器功能构建自定义功能,请使用以下信息。

由于System Generator无法直接实例化DSP48A1或DSP48E1 DSP片,因此必须通过以下方式之一访问这些片中的预加法器:

1.使用System Generator Add / Sub和Multiplier块构建设计,指定这些块使用行为HDL而不是关联的IP内核。完成此操作后,可以在综合期间通过可综合的HDL代码推断DSP切片。

2.使用HDL,显式实例化所需的DSP slice并将其作为HDL黑盒子引入System Generator。

3.使用System Generator中的MCode块推断综合工具可以映射到DSP Slice的DSP切片行为。

未来计划扩展DSP48宏块,以允许在System Generator中本地访问Spartan-6和Virtex-6 DSP片预加器。

如果您无法成功实施这些选项以在Spartan-6和Virtex-6系列中使用预加法器,请打开技术支持案例以获得进一步的帮助。

请登录后发表评论

    没有回复内容