11.1 EDK,ppc440mc_ddr2  – 当TREFI小于7.8微秒时,违反了DDR2 200微秒的初始化时间-Altera-Intel社区-FPGA CPLD-ChipDebug