Virtex-6嵌入式三态以太网MAC Wrapper v1.2  – 错误位置:1153  – 时钟IOB / BUFGCTRL对未放置在最佳位置-Altera-Intel社区-FPGA CPLD-ChipDebug

Virtex-6嵌入式三态以太网MAC Wrapper v1.2 – 错误位置:1153 – 时钟IOB / BUFGCTRL对未放置在最佳位置

问题描述

在11.2中实现Virtex-6嵌入式三态以太网MAC包装器时,偶尔会出现以下错误:

错误:位置:1153 – 已发现时钟IOB / BUFGCTRL时钟组件对未放置在最佳时钟IOB / BUFGCTRL站点对。

解决/修复方法

此错误消息是由于放置器未找到可选位置。通过将错误消息中的时钟引脚定位到特定的合法位置可以解决此错误。这个问题将在11.3中得到解决。

请登录后发表评论

    没有回复内容