11.1 EDK  – 当时钟比为2:1时,PPC405,OCM,ISCNTL和DSCNTL未正确设置-Altera-Intel社区-FPGA CPLD-ChipDebug

11.1 EDK – 当时钟比为2:1时,PPC405,OCM,ISCNTL和DSCNTL未正确设置

问题描述

当我为PowerPC 405创建一个BSB项目时,PLB为200 MHz,OCM为100 MHz,OCM无法正常工作。

解决/修复方法

在BSB项目中未正确设置C_ISCNTLVALUE和C_DSCNTLVALUE参数。它们设置为0xa1。当时钟比为2:1时,它们应设置为0xa3。

有关ISCNTL和DSCNTL寄存器位的详细说明,请参阅“PowerPC 405处理器模块参考指南” – > PowerPC 405 OCM控制器 – >Programmer模型。

请登录后发表评论

    没有回复内容