LogiCORE以太网1000BASE-X PCS / PMA或SGMII v10.2  –  ISE 11.2的发行说明和已知问题-Altera-Intel社区-FPGA CPLD-ChipDebug

LogiCORE以太网1000BASE-X PCS / PMA或SGMII v10.2 – ISE 11.2的发行说明和已知问题

问题描述

本答复记录包含在ISE 11.2中发布的LogiCORE以太网1000BASE-X PCS / PMA或SGMII v10.2核心的发行说明,其中包括以下内容:

– 新功能

– 已解决的问题

– 已知的问题

有关安装说明,一般CORE Generator已知问题和设计工具要求,请参阅“IP发行说明指南”:

http://www.xilinx.com/support/documentation/ip_documentation/xtp025.pdf

对于常见问题,请参阅:

(Xilinx答复33595) LogiCORE以太网1000BASE-X PCS / PMA或SGMII – 常见问题解答(FAQ)

解决/修复方法

新功能

– ISE 11.2软件支持

– Spartan-6支持

– Virtex-6支持

已解决的问题

– 没有

已知的问题

– Virtex-6和Spartan-6解决方案正在等待硬件验证。

– 此版本中添加了对Virtex-6低功耗部件的软件支持,但1000BASE-X PCS / PMA或SGMII Core尚不支持这些器件,无法从针对Virtex-6低功耗的CORE Generator生成。在进一步测试之前,对Virtex-6低功率部件的支持计划为11.3。要解决此问题,您可以将项目设置为针对等效的Virtex-6 LXT器件,这将允许您生成IP。

– 目标Spartan-6时目前不支持时序仿真。

– Spartan-6当前不支持TBI接口,并且在BitGen期间将失败。

(Xilinx答复33108) LogiCORE以太网1000BASE-X PCS / PMA或SGMII v10.2 – 某些Spartan-3 SGMII TBI实现的时序故障

(Xilinx答复33109) LogiCORE以太网1000BASE-X PCS / PMA或SGMII v10.2 – MAP在某些Spartan-6实现中出现错误

请登录后发表评论

    没有回复内容