LogiCORE以太网AVB端点v2.1  –  ISE 11.2的发行说明和已知问题-Altera-Intel社区-FPGA CPLD-ChipDebug

LogiCORE以太网AVB端点v2.1 – ISE 11.2的发行说明和已知问题

问题描述

本答复记录包含在ISE 11.2中发布的LogiCORE以太网AVB端点v2.1的发行说明,其中包括以下内容:

– 一般信息

– 新功能

– 已解决的问题

– 已知的问题

有关安装说明,一般CORE Generator已知问题和设计工具要求,请参阅“IP版本说明指南”:

http://www.xilinx.com/support/documentation/ip_documentation/xtp025.pdf

解决/修复方法

一般信息

以下是从CORE Generator生成的:

– 以太网AVB端点核心网表

– 示例设计HDL顶级和关联的HDL文件

– 演示测试平台,以演示示例设计

– 包含数据表,入门指南和用户指南的文档目录

新功能

– ISE 11.2软件支持

– Virtex-6支持

– Spartan-6支持

– IEEE802.1 AS规范更新

已解决的问题

– 没有

已知的问题

– Virtex-6和Spartan-6解决方案正在等待硬件验证。

– 此版本增加了对Virtex-6低功耗部件的软件支持,但以太网AVB Core尚不支持这些器件,无法从针对Virtex-6低功耗的CORE Generator生成。在进一步测试之前,对Virtex-6低功率部件的支持计划为11.3。为了解决此问题,您可以将项目设置为针对等效的Virtex-6 LXT器件,该器件将允许您生成IP。

(Xilinx答复33107) LogiCORE以太网AVB端点v2.1 – 某些Spartan 3 / 3A / 3ADSP实现中出现的定时故障

请登录后发表评论

    没有回复内容