适用于PCI Express的Endpoint Block Plus Wrapper v1.11  – 适用于ISE Design Suite 11.2的发行说明和已知问题-Altera-Intel社区-FPGA CPLD-ChipDebug

适用于PCI Express的Endpoint Block Plus Wrapper v1.11 – 适用于ISE Design Suite 11.2的发行说明和已知问题

问题描述

解决/修复方法

一般信息 http://www.xilinx.com/products/ipcenter/V5_PCI_Express_Block_Plus.htm 新功能 已解决的问题 已知问题 用于PCI Express已知限制的Virtex-5 FPGA集成模块 http://www.xilinx.com/cn/support/documentation/ ipbusinterfacei-o_pci-express_v5pciexpressblockplus.htm Block Plus Wrapper FPGA架构逻辑 (Xilinx答复31211) – 用于PCI Express的Endpoint Block Plus Wrapper v1.11 – 链路转换为L0会导致BAR设置复位(Xilinx答复31646) – 端点块加包装v1 .11用于PCI Express – 双核UCF问题(Xilinx答复31647) – 用于PCI Express的Endpoint Block Plus Wrapper v1.11 – 缺少双核implement_dual.bat (Xilinx答复31850) – 用于PCI Express的Endpoint Block Plus Wrapper v1.11 -仿真测试平台为器件控制寄存器写入错误的地址(Xilinx答复32091) – 用于PCI Express的端点块加包装器v1.11 – 下行端口模型丢弃长度为64字节或更长的完成(Xilinx答复32727) ) – 用于PCI Express的Endpoint Block Plus Wrapper v1.11 – 由于可预测的IP放置限制而无法完成MAP (Xilinx答复32946) – 用于PCI Express的端点块加包装v1.11 – x1中的语法错误board_dual.v导致仿真失败(Xilinx答复33411) – 用于PCI Express的Endpoint Block Plus Wrapper v1.11 – 热复位后,由于trn_tdst_rdy_n无效,TX方向永久停止(Xilinx答复33421) – 用于PCI Express的Endpoint Block Plus Wrapper v1.11 – 为x2通道,Virtex-5 FXT或TXT,不会链接修订历史记录

请登录后发表评论

    没有回复内容