11.1 Spartan-3A位置 – 已知问题,其中阶段4.2由于无负载时钟缓冲而崩溃-Altera-Intel社区-FPGA CPLD-ChipDebug