适用于PCI Express的Endpoint Block Plus Wrapper v1.10和v1.10.1  –  ISE 11.1的发行说明和已知问题-Altera-Intel社区-FPGA CPLD-ChipDebug

适用于PCI Express的Endpoint Block Plus Wrapper v1.10和v1.10.1 – ISE 11.1的发行说明和已知问题

问题描述

解决/修复方法

一般信息 http://www.xilinx.com/products/ipcenter/V5_PCI_Express_Block_Plus.htm 重要说明: (Xilinx答复30124) 。需要立即安装此修补程序,以便v1.10核心包含v1.9.x修补程序中包含的相同修补程序。 v1.10版本中未包含的v1.9.x补丁中修复的问题包括: (Xilinx答复32031)(Xilinx答复32170)(Xilinx答复32171)(Xilinx答复32276)新功能 已解决的问题已 在v1.10中修复 已知问题 http://www.xilinx.com/cn/support/documentation/ipbusinterfacei-o_pci-express_v5pciexpressblockplus.htm Block Plus Wrapper FPGA架构逻辑 (Xilinx答复31210)用于PCI Express的端点块加包装器v1.10和v1.10.1 – 生成传统中断时未设置中断状态位。 (Xilinx答复31211)用于PCI Express的Endpoint Block Plus Wrapper v1.10和v1.10.1 – 链路转换为L0会导致BAR设置复位。 (Xilinx答复31460)用于PCI Express的Endpoint Block Plus Wrapper v1.10和v1.10.1 – CORT Generator自定义GUI,FXT的TXPREEMPHASIS错误。 (Xilinx答复31646)用于PCI Express的Endpoint Block Plus Wrapper v1.10和v1.10.1 – 双核UCF问题。 (Xilinx答复31647)用于PCI Express的Endpoint Block Plus Wrapper v1.10和v1.10.1 – 缺少双核implement_dual.bat。 (Xilinx答复31704)用于PCI Express的Endpoint Block Plus Wrapper v1.10和v1.10.1 – 将v1.8 XCO导入v1.9导致“错误:sim228 -An在定制期间检测到无效的核心配置” (Xilinx答复31850) )用于PCI Express的Endpoint Block Plus Wrapper v1.10和v1.10.1 – Simulation testbench写入器件控制寄存器的错误地址。 (Xilinx答复32091)用于PCI Express的Endpoint Block Plus Wrapper v1.10和v1.10.1 – 下游端口模型丢弃长度为64字节或更大的完成。 (Xilinx答复32727)用于PCI Express的Endpoint Block Plus Wrapper v1.10和v1.10.1 – 由于可预测的IP放置限制,MAP无法完成修订历史

请登录后发表评论

    没有回复内容