LogiCORE光纤通道v3.4  –  ISE 11.1的发行说明和已知问题-Altera-Intel社区-FPGA CPLD-ChipDebug

LogiCORE光纤通道v3.4 – ISE 11.1的发行说明和已知问题

问题描述

本答复记录包含在ISE 11.1中发布的LogiCORE光纤通道v3.4核心版本,包括以下内容:

– 新功能

– 已解决的问题

– 已知的问题

有关安装说明,一般CORE Generator已知问题和设计工具要求,请参阅“IP版本说明指南”:

http://www.xilinx.com/support/documentation/ip_documentation/xtp025.pdf

解决/修复方法

新功能

– ISE 10.1软件支持

– ISE 11.1软件支持

– 新的时钟域交叉,GT端口的入口/出口FIFO将增加通过核心的延迟。

已解决的问题

– 没有

已知的问题

(Xilinx答复25035)对于Virtex-II Pro电路板设计以避免BER故障,确保电路板符合Virtex-II Pro MGT规范非常重要。

(Xilinx答复32551) LogiCORE光纤通道v3.4 – 演示测试平台可能会报告错误的统计信息

请登录后发表评论

    没有回复内容