10.1时序分析器 – 警告:时序:3329  – 时序约束“%s”未通过DCM_ADV块的脉冲宽度检查-Altera-Intel社区-FPGA CPLD-ChipDebug

10.1时序分析器 – 警告:时序:3329 – 时序约束“%s”未通过DCM_ADV块的脉冲宽度检查

问题描述

关键字:DCM_ADV,Period Constraint,Virtex 4,10.1

我在高频模式下使用DCM只有DLL输出。 Virtex-4数据手册指出,用于-12速度等级部件的DCM可以具有500 MHz的输入时钟。当我在输入时钟上设置477 MHz和500 MHz之间的时序约束时,我会在静态分析期间收到以下警告:

警告:时序:3329 – 时序约束“%s”未通过DCM_ADV块“DCM_inst_name”的脉冲宽度检查,因为低脉冲宽度值(1000 ps)小于450 MHz和500之间频率的最小内部脉冲宽度1050兆赫。请增加约束的周期以消除此计时故障。

当数据表指出DCM可以在高达500 MHz的频率下运行时,为什么会收到此警告?

解决/修复方法

不应发出此警告。

如果您验证以下内容,则可以安全地忽略:

– 您要定位的部件是具有-12速度等级的Virtex 4

– 您只使用DCM的DLL部分

该警告计划在11.1中删除。

请登录后发表评论

    没有回复内容