问题描述
此答复记录包含CORE Generator工具和LogiCORE IP Gamma校正核心的发行说明和已知问题列表。
针对每个版本的核心列出以下信息:
- 新功能
- Bug修复
- 已知的问题
LogiCORE IP Gamma校正核心IP页面:
https://www.xilinx.com/products/intellectual-property/ef-di-gamma.html
注意:LogiCORE IP Gamma校正处于维护模式,不建议用于新设计。
解决/修复方法
一般LogiCORE IP Gamma校正问题
- (Xilinx答复34828) – 如何在EDK中仿真我的视频IP pCore?
LogiCORE IP Gamma校正v6.01.a
- ISE 14.3和Vivado 2012.3设计工具的初始版本
支持的器件(ISE)
- 全7系列
- 所有Virtex-6
- 所有Spartan-6
支持的器件(Vivado)
- 全部7系列
新功能
- 修复了AXI4-Lite连接中寄存器的时钟域问题
已解决的问题(ISE)
(Xilinx答复51589) | 当在EDK中未选择可选的AXI4-Lite接口时,为什么视频IP停止工作(即产生TLAST输出)? |
(Xilinx答复51483) | 当视频输入到AXI-4流输入内核的部分输入帧时,为什么我的视频IP会锁定? |
已解决的问题(Vivado)
(Xilinx答复50909) | 2012.2 Vivado仿真器 – 当我尝试使用行为仿真流程在Vivado仿真器中仿真我的IP时,为什么会收到错误或数据不匹配? |
(Xilinx答复51483) | 当视频输入到AXI-4流输入内核的部分输入帧时,为什么我的视频IP会锁定? |
已知问题(ISE)
(Xilinx答复52215) | 为什么我的核心在严重警告时失败? |
已知问题(Vivado)
(Xilinx答复52215) | 为什么我的核心在严重警告时失败? |
LogiCORE IP Gamma Correction v6.00.a
- ISE 14.2和Vivado 2012.2工具的初始版本
支持的器件(ISE)
- 全7系列
- 所有Virtex-6
- 所有Spartan-6
支持的器件(Vivado)
- 全7系列
新功能
- AXI4-Lite和AXI4-Stream之间的独立时钟域
Bug修复
- N / A
已知问题(ISE)
(Xilinx答复51589) | 当在EDK中未选择可选的AXI4-Lite接口时,为什么视频IP停止工作(即产生TLAST输出)? |
(Xilinx答复51483) | 当视频输入到AXI-4流输入内核的部分输入帧时,为什么我的视频IP会锁定? |
已知问题(Vivado)
(Xilinx答复50909) | 2012.2 Vivado仿真器 – 当我尝试使用行为仿真流程在Vivado仿真器中仿真我的IP时,为什么会收到错误或数据不匹配? |
(Xilinx答复51483) | 当视频输入到AXI-4流输入内核的部分输入帧时,为什么我的视频IP会锁定? |
LogiCORE IP Gamma校正
v5.00.a
- ISE 14.1,Vivado 2012.1工具的初始版本
支持的器件(ISE)
- 的Virtex-7
- Kintex-7产品
- 产品Artix-7
- ZYNQ-7000
- 的Virtex-6
- Spartan-6的
支持的器件(Vivado)
- 的Virtex-7
- Kintex-7产品
- 产品Artix-7
- ZYNQ-7000
新功能
- 2012.1工具支持
- Virtex-7,Kintex-7,Artix-7和Zynq器件支持
- AXI4-Stream接口支持输入和输出接口
- AXI4-Lite总线接口支持处理器接口
- 支持YUV 4:2:2,YUV 4:2:0和Mono视频格式
Bug修复
- N / A
已知的问题
- N / A
LogiCORE IP Gamma校正
V4.0
- ISE Design Suite 13.3中的初始版本
支持的器件
- 的Virtex-7
- Virtex-7 XT(7vx485t)
- Virtex-7 -2L
- Kintex-7产品
- Kintex-7 -2
- Virtex-6 XC CXT / LXT / SXT / HXT
- Virtex-6 XQ LXT / SXT
- Virtex-6 -1L XC LXT / SXT
- Spartan-6 XC LX / LXT
- Spartan-6 XA
- Spartan-6 XQ LX / LXT
- Spartan-6 -1L XC LX
新功能
- ISE 13.3设计工具支持
- Virtex-7和Kintex-7器件支持
- AXI4-Lite总线接口支持EDK Pcore接口
Bug修复
(Xilinx答复33477) | 当我使用12位输入数据时,为什么插值不起作用? |
(Xilinx答复38759) | 当我的设计中有多个Gamma内核时,为什么仿真和硬件结果出错? |
(Xilinx答复38775) | 为什么我总是得到一个缓冲的常量接口,即使选择了双缓冲? |
(Xilinx答复38826) | 当我选择Interpolate时,为什么2个最低有效位(LSB)不正确? |
已知的问题
(Xilinx答复38759) | 当我的设计中有多个Gamma内核时,为什么仿真和硬件结果出错? |
LogiCORE IP Gamma校正v3.0
- ISE Design Suite 12.3中的初始版本
新功能
- ISE 12.3设计工具支持
- Windows 64位支持
- 新API
- 使用插值时提高速度
- 减少双缓冲接口的占用空间
Bug修复
- N / A
已知的问题
(Xilinx答复33477) | 当我使用12位输入数据时,为什么插值不起作用? |
(Xilinx答复38759) | 当我的设计中有多个Gamma内核时,为什么仿真和硬件结果出错? |
(Xilinx答复38775) | 为什么我总是得到一个缓冲的常量接口,即使选择了双缓冲? |
(Xilinx答复38826) | 当我选择Interpolate时,为什么2个最低有效位(LSB)不正确? |
LogiCORE IP Gamma Correction v2.0
- ISE Design Suite 12.2中的初始版本
新功能
- ISE 12.2设计工具支持
- Spartan-6和Virtex-6器件支持
- Linux 32和64位支持
- XSVI总线接口支持EDK Pcore接口
Bug修复
(Xilinx答复35130) | 使用设计链接许可证生成时,为什么会出现以下错误?错误:sim错误:Netgen因v_cfa_v1_0.vhd而失败。错误:NetListWriters:380该设计包含安全核心。 |
已知的问题
(Xilinx答复33872) | “ERROR:sim一个IP生成脚本异常退出。在生成过程中发现错误。” |
(Xilinx答复33477) | 当我使用12位输入数据时,为什么插值不起作用? |
(Xilinx答复38759) | 当我的设计中有多个Gamma内核时,为什么仿真和硬件结果出错? |
(Xilinx答复37987) | 我在哪里可以找到UG762:Xilinx流媒体视频接口用户指南? |
(Xilinx答复38826) | 当我选择Interpolate时,为什么2个最低有效位(LSB)不正确? |
LogiCORE IP Gamma校正v1.0
- ISE Design Suite 11.1中的初始版本
新功能
- 可编程Gamma表
- 单色或三色通道LUT结构
- 可选的插值输出值
- 可选择的处理器接口
- EDK pCore – 双缓冲
- EDK pCore – 单缓冲
- 通用处理器
- 不变
- 可配置的8,10和12位输入和输出
- 延迟匹配支持最多3个同步信号
- ISE 11.1设计工具支持
Bug修复
- N / A
已知的问题
(Xilinx答复32340) | 为什么我的Image Pipe Video IP内核在更改参数或许可证时无法更新网表,但组件名称保持不变? |
(Xilinx答复33477) | 当我使用12位输入数据时,为什么插值不起作用? |
(Xilinx答复33581) | 为什么我的设计的输出仿真网表是加密的,只能由ISE Simulator读取? |
(Xilinx答复33872) | “ERROR:sim一个IP生成脚本异常退出。在生成过程中发现错误。” |
(Xilinx答复35130) | 使用设计链接许可证生成时,为什么会出现以下错误?错误:sim错误:Netgen因v_cfa_v1_0.vhd而失败。错误:NetListWriters:380该设计包含安全核心。 |
(Xilinx答复38759) | 当我的设计中有多个Gamma内核时,为什么仿真和硬件结果出错? |
(Xilinx答复38826) | 当我选择Interpolate时,为什么2个最低有效位(LSB)不正确? |
没有回复内容