LogiCORE IP色彩校正矩阵 – 发行说明和已知问题-Altera-Intel社区-FPGA CPLD-ChipDebug

LogiCORE IP色彩校正矩阵 – 发行说明和已知问题

问题描述

此答复记录包含CORE Generator工具LogiCORE IP色彩校正矩阵核心的发行说明和已知问题列表。

针对每个版本的核心列出以下信息:

  • 新功能
  • Bug修复
  • 已知的问题

LogiCORE IP色彩校正矩阵休息室: http//www.xilinx.com/products/ipcenter/EF-DI-CCM.htm

解决/修复方法

一般LogiCORE IP颜色校正矩阵问题

LogiCORE IP色彩校正矩阵v5.01.a

  • ISE 14.3和Vivado 2012.3工具的初始版本

支持的器件(ISE)

  • 全7系列
  • 所有Virtex-6
  • 所有Spartan-6

支持的器件(Vivado)

  • 全7系列

新功能

  • ISE 14.3工具支持
  • 修复了AXI4-Lite连接中寄存器的时钟域问题
  • 系数范围从[-4:4]增加到[-8:8]

已解决的问题(ISE)

  • (Xilinx答复51589)为什么在EDK中未选择可选的AXI4-Lite接口时,视频IP停止工作(即产生TLAST输出)?
  • (Xilinx答复51483)为什么我的视频IP在Video In到AXI-4 Stream输入核心传递部分输入帧时会锁定?

已解决的问题(Vivado)

  • (Xilinx答复50909) 2012.2 Vivado仿真器 – 当我尝试使用行为仿真流程在Vivado仿真器中仿真我的IP时,为什么会收到错误或数据不匹配?
  • (Xilinx答复51483)为什么我的视频IP在Video In到AXI-4 Stream输入核心传递部分输入帧时会锁定?

已知问题(ISE)

已知问题(Vivado)

LogiCORE IP色彩校正矩阵v5.00.a.

  • ISE 14.2和Vivado 2012.2工具的初始版本

支持的器件(ISE)

  • 全7系列
  • 所有Virtex-6
  • 所有Spartan-6

支持的器件(Vivado)

  • 全7系列

新功能

  • ISE 14.2工具支持
  • 为AXI4-Lite增加了独立时钟

Bug修复

  • N / A

已知问题(ISE)

  • (Xilinx答复51589)为什么在EDK中未选择可选的AXI4-Lite接口时,视频IP停止工作(即产生TLAST输出)?
  • (Xilinx答复51483)为什么我的视频IP在Video In到AXI-4 Stream输入核心传递部分输入帧时会锁定?

已知问题(Vivado)

  • (Xilinx答复50909) 2012.2 Vivado仿真器 – 当我尝试使用行为仿真流程在Vivado仿真器中仿真我的IP时,为什么会收到错误或数据不匹配?
  • (Xilinx答复51483)为什么我的视频IP在Video In到AXI-4 Stream输入核心传递部分输入帧时会锁定?

LogiCORE IP色彩校正矩阵v4.00.a.

  • ISE 14.1和Vivado 2012.1工具的初始版本

支持的器件(ISE)

  • 的Virtex-7
  • Kintex-7产品
  • 产品Artix-7
  • ZYNQ-7000
  • 的Virtex-6
  • Spartan-6的

支持的器件(Vivado)

  • 的Virtex-7
  • Kintex-7产品
  • 产品Artix-7
  • ZYNQ-7000

新功能

  • ISE 14.1工具支持
  • Virtex-7,Kintex-7,Artix-7和Zynq器件支持
  • AXI4-Stream接口支持输入和输出接口
  • AXI4-Lite总线接口支持处理器接口
  • 16位数据支持

Bug修复

  • N / A

已知的问题

  • N / A

LogiCORE IPColor Correction Matrix v3.0

  • ISE Design Suite 13.3中的初始版本

支持的器件

  • 的Virtex-7
  • Virtex-7 XT(7vx485t)
  • Virtex-7 -2L
  • Kintex-7产品
  • Kintex-7 -2L
  • Virtex-6 XC CXT / LXT / SXT / HXT
  • Virtex-6 XQ LXT / SXT
  • Virtex-6 -1L XC LXT / SXT
  • Virtex-6 -1L XQ LXT / SXT
  • Spartan-6 XC LX / LXT
  • Spartan-6 XA LX / LXT
  • Spartan-6 XQ LX / LXT
  • Spartan-6 -1L XC LX
  • Spartan-6 -1L XQ LX

新功能

  • ISE 13.3工具支持
  • Virtex-7和Kintex-7器件支持
  • AXI4-Lite总线接口支持EDK Pcore接口

Bug修复

  • CR 621035:当输入位宽度不等于输出位宽度时,内核将适当地缩放数据
  • CR 570860:软件启用由vblank_in选通

已知的问题

LogiCORE色彩校正矩阵v2.0

  • ISE Design Suite 12.2中的初始版本

新功能

  • 总列数和行数增加到4k x 4k像素。
  • 增加了对Spartan-6和Virtex-6器件的支持。
  • Linux 32和64位支持
  • 添加了Pcore对XSVI总线的支持。

Bug修复

  • (Xilinx答复35130) – 为什么在使用设计链接许可证生成时会出现以下错误? “错误:sim – 错误:Netgen因v_cfa_v1_0.vhd而失败。错误:NetListWriters:380 – 该设计包含安全核心。”
  • (Xilinx答复35433) – 如果我只将其中一个设置为整数,为什么我的所有色彩校正矩阵元件都转换为整数?

已知的问题

LogiCORE IP色彩校正矩阵v1.0

  • ISE Design Suite 11.1中的初始版本

新功能

  • 可编程矩阵系数
  • 可选择的处理器接口
    • EDK pCore
    • 通用处理器
    • 不变
  • CMY输入到RGB输出颜色转换
  • 可配置的8,10和12位输入和输出
  • 独立的削波和夹紧控制
  • 延迟匹配支持最多3个同步信号
  • 有效使用XtremeDSP Slice
  • ISE 11.1设计工具支持

Bug修复

  • N / A

已知的问题

  • (Xilinx答复32340) – 为什么我的图像管道视频IP核在参数或许可证更改时无法更新网表,但组件名称保持不变?
  • (Xilinx答复33581) – 为什么我的设计的输出仿真网表是加密的,只能由ISE仿真器读取?
  • (Xilinx答复33872) – “错误:sim – IP生成脚本异常退出。生成期间发现错误。”
  • (Xilinx答复35130) – 为什么在使用设计链接许可证生成时会出现以下错误? “错误:sim – 错误:Netgen因v_cfa_v1_0.vhd而失败。错误:NetListWriters:380 – 该设计包含安全核心。”
  • (Xilinx答复35433) – 如果我只将其中一个设置为整数,为什么我的所有色彩校正矩阵元件都转换为整数?
请登录后发表评论

    没有回复内容