10.1 EDK SP3,XPS_LL_TEMAC v1.01.a / b  – 为什么数据包偶尔会在较大的Virtex-5器件上丢失?-Altera-Intel社区-FPGA CPLD-ChipDebug

10.1 EDK SP3,XPS_LL_TEMAC v1.01.a / b – 为什么数据包偶尔会在较大的Virtex-5器件上丢失?

问题描述

为什么在较大的Virtex-5器件中偶尔会在RX接口上丢包?

解决/修复方法

已发现此版本的IP具有锁存器和异步复位,Xilinx时序分析器默认不对其进行分析。建议升级到XPS LL TEMAC IP的v2.03.a,可在12.x版本中使用然后。

请登录后发表评论

    没有回复内容