MAP:“错误:X4KMA不能遵守设计约束”-Xilinx-AMD社区-FPGA CPLD-ChipDebug

MAP:“错误:X4KMA不能遵守设计约束”

描述

关键词:映射、合意性

紧迫性:标准

一般描述:

同步性设计可能导致映射发出错误相似性。
如下:

错误:X4KMA-不能遵守需要的设计约束
将下列符号组综合单个CLB

一个已知的原因是Sypulistic将在一些
情况为高扇出的每个分支创建缓冲器。
重置网络。每个缓冲区的输出都有一个新名称
对于网络来说,虽然逻辑上仍然是相同的网。

SyPulistic也会在输出端设置“X”标志。
缓冲区,这将防止缓冲区被裁剪。
出来。

问题出现了,因为Spple也把BLKNMs和
逻辑映射到特定的逻辑上的FMAP符号
CLB。由于重置网络将同时出现两个触发器
CLB,map会给出这个错误,因为有两个
在同一CLB中不同的重置网将进入两个触发器
(非法;每4000个CLB只有一个异步重置)。
映射不能将重置网络还原为单一网络
因为X标志。

解决方案

在SypPosiy中,可以尝试禁用“增加”。
司机因高度扇出“。

此外,如果你打算重置到每一个触发器,
应该使用启动块,而不是使用
本地路由。

请登录后发表评论

    没有回复内容