LogiCORE SPI-4.2(POS-PHY L4)Lite v4.3  –  Virtex-4或Virtex-5内核可能在硬件上出现故障-Altera-Intel社区-FPGA CPLD-ChipDebug

LogiCORE SPI-4.2(POS-PHY L4)Lite v4.3 – Virtex-4或Virtex-5内核可能在硬件上出现故障

问题描述

SPI-4.2 Lite内核可能会在硬件中看到与DCM相关的问题(例如锁定失败或输出频率不正确)。这些问题仅发生在Virtex-4或Virtex-5架构中。

解决/修复方法

此问题是由DCM中DLL_FREQUENCY_MODE属性的核心设置不正确引起的。该属性当前设置为LOW,但对于Virtex-4和Virtex-5内核应设置为HIGH。

解决方法是在UCF文件中为源和宿核心DCM添加约束DLL_FREQUENCY_MODE = HIGH。例如:

INST“pl4_lite_snk_clk0 / rdclk_dcm0”DLL_FREQUENCY_MODE = HIGH;

INST“pl4_lite_src_clk0 / tdclk_dcm0”DLL_FREQUENCY_MODE = HIGH;

此问题将在下一个核心版本中修复。

请登录后发表评论

    没有回复内容