11.3用于DSP的System Generator  – 当使用Xilinx System Generator模块驱动Simulink Spectrum Scope时,为什么会收到一条错误消息,指出“不允许连续采样时间”?-Altera-Intel社区-FPGA CPLD-ChipDebug

11.3用于DSP的System Generator – 当使用Xilinx System Generator模块驱动Simulink Spectrum Scope时,为什么会收到一条错误消息,指出“不允许连续采样时间”?

问题描述

当我的Simulink模型使用Simulink Spectrum Scope Blocks绘制System Generator块的输出时,为什么会收到错误消息?

解决/修复方法

由于与System Generator仿真求解器和MATLAB求解器的交互,一些System Generator设计将以连续采样率出现在Simulink块中。

发生这种情况时,您无法直接将System Generator块的输出直接连接到Simulink块( 例如Spectrum Scope) ,因为它们无法接受连续的采样时间。

要解决此问题,您可以添加Simulink零阶保持块或对信号进行采样的任何其他Simulink模块,该模块将对信号进行采样并允许其驱动诸如Spectrum Scope之类的模块。

您可以在默认的Simulink> Discrete块集中找到零阶保持块。

请登录后发表评论

    没有回复内容