问题描述
已知问题:v1.9,v1.8,v1.7.1,v1.6.1,v1.5.2
解决/修复方法
此问题仅影响使用62.5 MHz用户界面时钟作为x1接口生成的Block Plus核心。使用125或250 MHz接口的x4和x8内核以及x1内核不受此问题的影响。 http://www.xilinx.com/support/documentation/user_guides/ug197.pdf(Xilinx 答复31572)访问补丁。 修订记录
已知问题:v1.9,v1.8,v1.7.1,v1.6.1,v1.5.2
此问题仅影响使用62.5 MHz用户界面时钟作为x1接口生成的Block Plus核心。使用125或250 MHz接口的x4和x8内核以及x1内核不受此问题的影响。 http://www.xilinx.com/support/documentation/user_guides/ug197.pdf(Xilinx 答复31572)访问补丁。 修订记录
没有回复内容