用于PCI Express的Endpoint Block Plus Wrapper v1.9  – 当接收器极性反转时,无法链接Gen 2主板中的列车-Altera-Intel社区-FPGA CPLD-ChipDebug