问题描述
本发行说明和已知问题答复记录适用于ISE 10.1 IP Update 3中发布的CAM v6.1,其中包含以下信息:
- 一般信息
- 新功能
- Bug修复
- 已知的问题
- 器件问题
有关安装说明,一般CORE Generator已知问题和设计工具要求,请参阅“ IP发行说明指南” (XTP025), 网址为: http : //www.xilinx.com/support/documentation/user_guides/xtp025.pdf
解决/修复方法
注意:在ISE DesignSuite 12.1中已停止使用CAM v6.1内核。要在ISE 12.1中使用内核,请参阅(Xilinx答复35370) 。
v6.1中的新功能
- Virtex-5,支持Spartan-3E / -3A / -3A DSP FPGA
- 基于XST推理的实现
v6.1中的错误修复
- 所描述的数据手册图5中SRL16写操作的EN断言时序不正确(CR 303692)
v6.1中的已知问题
- (Xilinx答复31386) CAM不支持核心的部分初始化
- (Xilinx答复31387)在ModelSim 6.3c中加载VHDL行为模型时发生错误
- (Xilinx答复31388)在CORE Generator中生成大型CAM时,XST内存不足
CAM v5.1已知问题
- CAM v5.1现已过时。请升级到最新版本的核心。有关现有CAM v5.1问题的信息,请参阅(Xilinx答复20218) 。
没有回复内容