10.1分区 – 在不同操作系统之间看到的非确定性结果-Altera-Intel社区-FPGA CPLD-ChipDebug

10.1分区 – 在不同操作系统之间看到的非确定性结果

问题描述

当我在不同的操作系统上运行相同的设计时,为什么会看到不同的结果?

解决/修复方法

在给定相同源文件的情况下,Xilinx致力于针对特定版本的软件在所有平台上生成确定性结果。

在分区设计中出现了一些情况,其中工具产生了非确定性结果。虽然预计不会发生这种行为,但正在调查它以发现它有时会发生的原因。

如果您遇到此问题,请联系Xilinx技术支持并提供可重现该问题的测试用例。 Xilinx希望确保纠正此问题。

请登录后发表评论

    没有回复内容