10.1 Virtex-4 PLACE – 由于时钟区域分配不佳,设计无法适应或布线Altera_wiki6年前发布30该帖子内容已隐藏,请登录后查看登录后继续查看登录注册FPGAFPGA-CPLDSoCsxilinx赛灵思
没有回复内容