10.1 Virtex-4 PLACE  – 由于时钟区域分配不佳,设计无法适应或布线-Altera-Intel社区-FPGA CPLD-ChipDebug