10.1 EDK,ppc440mc_ddr2  – 在仿真期间,校准在阶段3中挂起-Altera-Intel社区-FPGA CPLD-ChipDebug