10.1 EDK,MPMC v4.00.a  – 使用Virtex-4 DDR / DDR2 PHY进行仿真时,MPMC校准失败-Altera-Intel社区-FPGA CPLD-ChipDebug