Spartan-3A DSP视频入门套件用户指南(UG456 v1.1) – 带宽信息不正确-Altera-Intel社区-FPGA CPLD-ChipDebug

Spartan-3A DSP视频入门套件用户指南(UG456 v1.1) – 带宽信息不正确

问题描述

XtremeDSP套件Spartan-3A DSP 3400A用户指南v2.1与Spartan-3A VSK用户指南(UG456)v1.1之间存在一些差异。

解决/修复方法

Spartan-3A VSK用户指南(UG456)v1.1报告:

Page 42 – 图3-6显示了19200 Mb / s的内存带宽,相当于166 MHz的64位数据总线。

可以在XtremeDSP套件Spartan-3A DSP 3400A用户指南v2.1及更高版本中找到正确的信息:

第2页 – 修订历史记录显示,对于用户指南的v1.1,DDR2时钟速率限制为133 MHz。

Page 31 – DDR2时钟仅针对133 MHz进行了测试,数据速率为266 MHz,无法保证更快的速率。

Page 32 – 在表28中,只有32个引脚映射到FPGA。

Page 35 – DDR2内存扩展部分还指出,只有32个数据引脚被布线到FPGA,而不是默认DDR2内存中的64位。

此外,应该注意的是,即使测试是针对133 MHz的时钟速率进行的,VSK时钟也设置为125 MHz,DDR数据速率仅为250 MHz。

Spartan-3A DSP 3400A用户指南:

http://www.xilinx.com/support/documentation/hw-sd3400a-dsp-db-uni-g.htm

Spartan-3A VSK用户指南UG456 v1.1:

http://www.xilinx.com/support/documentation/boards_and_kits/ug456.pdf

请登录后发表评论

    没有回复内容