10.1 EDK,MPMC v4.02.a  – “错误:约束系统:58  – 约束与任何设计对象都不匹配”-Altera-Intel社区-FPGA CPLD-ChipDebug

10.1 EDK,MPMC v4.02.a – “错误:约束系统:58 – 约束与任何设计对象都不匹配”

问题描述

在将Virtex-5 DDR(非DDR2)MIG UCF转换为MPMC MIG PHY UCF后,NGDBuild期间发生以下错误:

“ERROR:ConstraintSystem:58 – Constraint <NET

“u_ddr1_top / u_mem_if_top / u_phy_top / u_phy_io / gen_dqs * .gen_phy_dqs_iob_gate.u_i

ob_dqs / dqs_comb“MAXDELAY = 590 ps;>

[system.ucf(93)]:NET

“u_ddr1_top / u_mem_if_top / u_phy_top / u_phy_io / gen_dqs * .gen_phy_dqs_iob_gate.u_i

ob_dqs / dqs_comb“与任何设计对象都不匹配。

错误:ConstraintSystem:58 – 约束<NET

“u_ddr1_top / u_mem_if_top / u_phy_top / u_phy_io / gen_dqs * .gen_phy_dqs_iob_gate.u_i

ob_dqs / gate_dqs“MAXDELAY = 1060 ps;>

[system.ucf(95)]:NET

“u_ddr1_top / u_mem_if_top / u_phy_top / u_phy_io / gen_dqs * .gen_phy_dqs_iob_gate.u_i

ob_dqs / gate_dqs“与任何设计对象都不匹配。

错误:ConstraintSystem:58 – 约束<NET

“u_ddr1_top / u_mem_if_top / u_phy_top / u_phy_io / gen_phy_calib_gate.u_phy_calib / EN

_dqs *“MAXDELAY = 1.0 ns;>

[system.ucf(99)]:NET

“u_ddr1_top / u_mem_if_top / u_phy_top / u_phy_io / gen_phy_calib_gate.u_phy_calib / EN

_dqs *“与任何设计对象都不匹配。”

我该如何解决这个问题?

解决/修复方法

更新的转换脚本可从(Xilinx答复29261)获得 。重新运行转换脚本并使用结果更新EDK UCF。

此问题计划从MPMC v4.03.a中的脚本开始修复,将在EDK 10.1 Service Pack 3中发布。

请登录后发表评论

    没有回复内容