10.1 EDK,XPS LL TEMAC v1.01a  – 在RGMII模式下,发送数据在上升沿驱动-Altera-Intel社区-FPGA CPLD-ChipDebug

10.1 EDK,XPS LL TEMAC v1.01a – 在RGMII模式下,发送数据在上升沿驱动

问题描述

关键词:TEMAC,三模EMAC,Virtex-4,Virtex-5,RGMII

我在RGMII v1.3模式下使用xps_ll_temac。我发现发送数据在上升沿被驱逐,但是从图56(在DS537,v1.5中)看起来,在RGMII_TXC的ODDR上看起来D1设置为0而D2设置为1会产生反转时钟,所以数据应该根据数据表在时钟的下降沿驱动。哪一个是正确的?

解决/修复方法

核心设计是正确的,数据表不正确。

数据表将在EDK 10.1 SP3中更正。

请登录后发表评论

    没有回复内容