10.1 EDK  –  BSB生成的Spartan-3-1600E板设计不起作用-Altera-Intel社区-FPGA CPLD-ChipDebug

10.1 EDK – BSB生成的Spartan-3-1600E板设计不起作用

问题描述

当BSB用于创建具有100 Mhz时钟频率的设计时,系统在BSB完成后不起作用。

解决/修复方法

虽然XBD文件中定义了100 MHz时钟,但Base System Builder不会将时钟连接到SMA连接器。要解决此问题,用户应将时钟信号连接到SMA连接器。

请登录后发表评论

    没有回复内容