用于PCI Express的Endpoint Block Plus Wrapper v1.8  – 在收到的TS1 / TS2上设置位6(自主更改)会导致链路训练失败-Altera-Intel社区-FPGA CPLD-ChipDebug