适用于PCI Express的Endpoint Block Plus Wrapper v1.8  – 基于FXT的内核使用TXBUFFER Bypass for GTX-Altera-Intel社区-FPGA CPLD-ChipDebug

适用于PCI Express的Endpoint Block Plus Wrapper v1.8 – 基于FXT的内核使用TXBUFFER Bypass for GTX

问题描述

v1.8,v1.7.1已知问题

针对Virtex-5 FXT器件的Block Plus Wrapper在GTX上使用TXBUFFER旁路。

解决/修复方法

用于PCI Express的v1.8 Block Plus端点包装器在针对FXT器件系列时使用TX缓冲旁路模式。使用TX缓冲器旁路时,有可能当器件的温度显着增加或减少时,最初执行的TX相位对齐可能会失败,从而导致链路故障或其他稳定性问题。

如果出现此问题,则发出系统重置(将sys_reset_n输入断言到包装器)将导致TX相位对齐再次启动。

此问题已在v1.9中修复,该版本将在10.1sp3 IP Update 3中提供。

修订记录

09/10/2008 – 更新了修复信息。

06/19/2008 – 初步发布。

请登录后发表评论

    没有回复内容