10.1时序分析器 – 为什么Virtex-5器件的IDELAY TAP延迟报告为88ps?Altera_wiki6年前发布140该帖子内容已隐藏,请评论后查看登录后继续评论登录注册FPGAFPGA-CPLDSoCsxilinx赛灵思
没有回复内容