10.1时序分析器 – 为什么Virtex-5器件的IDELAY TAP延迟报告为88ps?-Altera-Intel社区-FPGA CPLD-ChipDebug