10.1 EDK  –  Base System Builder(BSB)未正确连接DDR2的第二个MPMC-Altera-Intel社区-FPGA CPLD-ChipDebug

10.1 EDK – Base System Builder(BSB)未正确连接DDR2的第二个MPMC

问题描述

当您在Base System Builder中构建针对具有2个DDR2内存(需要2个MPMC内核)的电路板的设计时,BSB将不会将mpmc_clk0_div2连接到第二个MPMC。

解决/修复方法

此问题已在最新的10.1 Service Pack中修复,可从以下位置获得:

http://www.xilinx.com/xlnx/xil_sw_updates_home.jsp

请登录后发表评论

    没有回复内容