Virtex-5 GTP RocketIO  –  MGTAVCC电源建议,用于校准电阻和实例化磁贴之间未使用的磁贴-Altera-Intel社区-FPGA CPLD-ChipDebug

Virtex-5 GTP RocketIO – MGTAVCC电源建议,用于校准电阻和实例化磁贴之间未使用的磁贴

问题描述

Virtex-5 LXT和SXT FPGA中的GTP收发器使用校准电路来精确确定色谱柱中所有收发器的终端电阻。该电路位于每个器件的存储体112中,并利用连接到MGTTREF_112的单个参考电阻器。为了正确地为该电路供电并允许将校准信息传播到实例化的GTP_DUAL瓦片,必须遵循某些功率准则。

解决/修复方法

Bank112

整个色谱柱的校准电路连接到该色块,并且除MGTAVTTRXC外,还由MGTAVTTTX,MGTAVCCPLL和MGTAVCC供电。根据Virtex-5 FPGA数据手册DS202中的表25,必须对所有这三种电源供电,而只需对MGTAVTTTX进行滤波:

http://www.xilinx.com/support/documentation/data_sheets/ds202.pdf

Bank112与设计中实例化的未使用的磁贴

在设计中实例化的存储体112和GTP_DUAL之间的每个未使用的区块必须是MGTAVCC供电的。例如,在FF665封装的Virtex-5 LX50T中,GTP_DUAL_X0Y3是存储体112并包含校准电路。如果GTP_DUAL_X0Y1是设计中使用的唯一区块,则仍必须为GTA_DUAL_X0Y2提供MGTAVCC。对于这些中间瓦片,MGTAVCC不需要其他必要的过滤。

GTP位置是顺序的,X0Y0从器件底部开始,计数到X0Yn。通过参考Virtex-5 FPGA RocketIO GTP收发器用户指南的封装放置信息部分,可以将位置与特定存储区相关联:

http://www.xilinx.com/support/documentation/user_guides/ug196.pdf

请登录后发表评论

    没有回复内容