LogiCORE三态以太网MAC v3.5  – 使用RGMII和Spartan-3系列器件时,我发现示例设计缺少周期约束-Altera-Intel社区-FPGA CPLD-ChipDebug

LogiCORE三态以太网MAC v3.5 – 使用RGMII和Spartan-3系列器件时,我发现示例设计缺少周期约束

问题描述

使用RGMII和Spartan-3系列器件时,我发现示例设计缺少周期约束。这个问题与Spartan-3家族(Spartan-3,Spartan-3A,Spartan-3AN和Spartan-3ADSP)隔离,并且仅与RGMII隔离(GMII没有问题)。

解决/修复方法

以下约束应添加到UCF:

NET“* gtx_clk_ibufg”TNM_NET =“clk_gtx”;

TIMEGRP“gtx_clk”=“clk_gtx”;

TIMESPEC“TS_gtx_clk”= PERIOD“gtx_clk”7990 ps HIGH 50%;

这将在下一版本的核心版本中得到纠正。

请登录后发表评论

    没有回复内容