用于PCI / PCI-X v2.7的LogiCORE UCF生成器 –  ISE 10.1 IP更新1的版本说明和已知问题(IP_10.1.1)-Altera-Intel社区-FPGA CPLD-ChipDebug

用于PCI / PCI-X v2.7的LogiCORE UCF生成器 – ISE 10.1 IP更新1的版本说明和已知问题(IP_10.1.1)

问题描述

[保留10.1 IP更新1]

本发行说明和已知问题答案记录适用于ISE 10.1 IP Update 1中发布的用于PCI / PCI-X v2.7的LogiCORE UCF生成器,并包含以下信息:

– 一般信息

– 新功能

– Bug修复

– 已知的问题

有关安装说明,一般CORE Generator已知问题和设计工具要求,请参阅“IP发行说明指南”,网址为:http://www.xilinx.com/support/documentation/user_guides/xtp025.pdf

解决/修复方法

新功能

– ISE 10.1SP1软件支持

已解决的问题

CR 466752 – “错误:MapLib:30 – 在FPGA_RST上的LOC约束AK14无效:器件上没有这样的站点”在针对FF323包中的器件时。 AK15 / FPGA_RTR,N26 / RCLK_N和M27 / RCLK_P重复出错。 Virtex-5 UCF模板中缺少特定于新FF323封装的引脚分配。这已得到纠正。

已知的问题

-没有

修订更新

2008年4月25日 – 初步发布

请登录后发表评论

    没有回复内容