10.1时序分析/ Spartan-3 AN,Tspicko_MISO  – 对于-4速度等级器件,16ns是否正确?-Altera-Intel社区-FPGA CPLD-ChipDebug

10.1时序分析/ Spartan-3 AN,Tspicko_MISO – 对于-4速度等级器件,16ns是否正确?

问题描述

我正在使用Spartan-3 AN系列的-4速等级器件。我的时序报告显示,Tspicko_MISO是从SPI_ACCESS的CLK引脚到MISO端口的“时钟输出”时间,延迟为16ns。这是对的吗?

解决/修复方法

此延迟值是正确的。 Tspicko被称为速度文件参数D_SPI_ACCESS_CLK_MISO。其价值16ns来自以下方式:

CLK_MISO 8ns的prom datasheet值

#MOSI – >垫6ns

#CSB – >垫6ns

#CLK – >垫6ns

#pad – > MISO 2ns

D_SPI_ACCESS_CLK_MISO.delay = T(clk – > pad)+ T(CLK_MISO)+ T(pad – > MISO)= 6 + 8 + 2 = 16ns

因此,16ns延迟值包括进出FPGA的PROM的路径。

请登录后发表评论

    没有回复内容