10.1 PAR  – 新行为概述,其中XIL_PLACE_ALLOW_LOCAL_BUFG_ROUTING变量被CLOCK_DEDICATED_ROUTE约束替换-Altera-Intel社区-FPGA CPLD-ChipDebug
请登录后发表评论

    没有回复内容