9.2i EDK,MPMC v3.00a  – 使用DDR / DDR2在Virtex-4中以低于170 MHz的频率运行时,Init_done不会变为高电平-Altera-Intel社区-FPGA CPLD-ChipDebug