9.2i EDK,MPMC v3.00a – 使用DDR / DDR2在Virtex-4中以低于170 MHz的频率运行时,Init_done不会变为高电平Altera_wiki7年前发布60该帖子内容已隐藏,请登录后查看登录后继续查看登录注册FPGAFPGA-CPLDSoCsxilinx赛灵思
没有回复内容